Arquitetura de Computadores Prova 1 Processadores T2

Arquitetura de Computadores Prova 1 Processadores T2

University

8 Qs

quiz-placeholder

Similar activities

Tecnología y educación. Seminario RN

Tecnología y educación. Seminario RN

University

10 Qs

Consultas y tipos de consultas de Access

Consultas y tipos de consultas de Access

University

10 Qs

Sesión 04 IBA

Sesión 04 IBA

University

10 Qs

EXAMEN SEGUNDO MECA

EXAMEN SEGUNDO MECA

University

10 Qs

revisão de word Larissa e Mariana

revisão de word Larissa e Mariana

University

10 Qs

#RetaTuIngenio

#RetaTuIngenio

University

10 Qs

Conhecimentos Word Professor Allan

Conhecimentos Word Professor Allan

University

10 Qs

ELEMENTOS BÁSICOS DE UN PROYECTO DE INVERSIÓN - GRUPO 4

ELEMENTOS BÁSICOS DE UN PROYECTO DE INVERSIÓN - GRUPO 4

University

11 Qs

Arquitetura de Computadores Prova 1 Processadores T2

Arquitetura de Computadores Prova 1 Processadores T2

Assessment

Quiz

Computers

University

Hard

Created by

ROBERTO FIGUEIREDO

Used 4+ times

FREE Resource

AI

Enhance your content

Add similar questions
Adjust reading levels
Convert to real-world scenario
Translate activity
More...

8 questions

Show all answers

1.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

O registrador de instrução armazena dados necessários para

executar uma instrução trazida da memória

buscar uma instrução que se encontra armazenada na memória

paralelizar as instruções

registrar o resultado do caminho de dados

2.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Em um projeto de processadores é desejável que

o ciclo de busca decodificação execução seja interpretado

o ciclo de busca decodificação execução seja híbrido

o ciclo de busca decodificação execução seja totalmente executado em hardware

o ciclo de busca decodificação execução seja sequencial

3.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

O pipeline permite que

as etapas do ciclo de busca decodificação execução sejam executadas sequencialmente

as etapas do ciclo de busca decodificação execução sejam maximizadas

as etapas do ciclo de busca decodificação execução sejam executadas em paralelo

as etapas do ciclo de busca decodificação execução sejam executadas sejam minimizadas

4.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Multiprocessadores com memória local minimizam o problema

do superaquecimento

do uso do mesmo barramento

da queda de desempenho

do aumento de hardware

5.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

A arquitetura superescalar se caracteriza por

paralelizar as unidades do ciclo de busca decodificação e execução

possui 2 ou mais pipelines

paraleliza as unidades de execução

não possui pipelines

6.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Na visão do programador o processador vetorial se assemelha ao esquema arquitetural do

SIMD

SISD

esquema Arquitetural das plataformas core i3,i5, i7

pentium

7.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

CPU (Central Processing Unit – unidade central de processamento) é o “cérebro” do computador. Sua função é executar programas armazenados na memória principal.


As etapas necessárias para execução de programas pela CPU consistem em

Busca de instrução, análise de correlação e execução

Busca de instrução e pipeline

Análise de registradores, loop e execução

Busca de instrução, decodificação e execução

8.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Um processador SIMD (Single Instruction-stream Multiple Data-stream, ou fluxo único de instruções,

fluxo múltiplo de dados) consiste em

um grande número de processadores distintos que efetuam a mesma sequência de instruções sobre diferentes conjuntos de dados

um grande número de processadores idênticos que efetuam a mesma sequência de instruções sobre conjuntos de dados idênticos

um grande número de processadores idênticos que efetuam a mesma sequência de instruções sobre diferentes conjuntos de dados.

um grande número de processadores idênticos que efetuam a mesma sequência de instruções sobre conjuntos de dados idênticos