CMOS, PU, PD-Wid. Quiz

CMOS, PU, PD-Wid. Quiz

11th Grade

8 Qs

quiz-placeholder

Similar activities

Physikquiz MalteM

Physikquiz MalteM

9th - 12th Grade

10 Qs

Elektrische Felder

Elektrische Felder

11th - 12th Grade

10 Qs

Magnetischer Fluss und Induktion

Magnetischer Fluss und Induktion

10th - 12th Grade

10 Qs

Physik Quiz: Transformator, Diode und Netzteil

Physik Quiz: Transformator, Diode und Netzteil

11th Grade

9 Qs

Antennen

Antennen

11th - 12th Grade

10 Qs

2 Knoten- und Maschenregel

2 Knoten- und Maschenregel

7th - 12th Grade

8 Qs

Magnetismus Basics

Magnetismus Basics

10th - 12th Grade

11 Qs

Newtons Bewegungsgesetze

Newtons Bewegungsgesetze

9th - 11th Grade

11 Qs

CMOS, PU, PD-Wid. Quiz

CMOS, PU, PD-Wid. Quiz

Assessment

Quiz

Physics

11th Grade

Hard

Created by

Michael Barth

Used 28+ times

FREE Resource

8 questions

Show all answers

1.

MULTIPLE SELECT QUESTION

45 sec • 1 pt

Mehrfachantworten: Welche Aussage trifft auf CMOS zu?

fast keine Leistungsaufnahme im statischen Zustand

sehr robust gegen Störungen

fast keine Leistungsaufnahme im Schaltzustand

sehr großer Betriebs-Spannungsbereich

2.

MULTIPLE CHOICE QUESTION

1 min • 1 pt

Warum verwenden wir Pull-up- und Pull-down-Widerstände?

Um einen Spannungsteiler zu erzeugen

Um die Verlustleistung zu reduzieren

Um den Störbereich zu vergrößern

Um einen definierten Zustand am Eingang zu haben

3.

MULTIPLE SELECT QUESTION

1 min • 1 pt

Warum ist die CMOS-Technologie der vorherrschende Stand der Technik (Stand 2023)?
Mehrfachantworten!

schnelle Schaltzeiten

gegenüber TTL

geringe Leistungsaufnahme

gegenüber TTL

störsicherer als TTL

universeller einsetzbar als TTL

4.

MULTIPLE CHOICE QUESTION

1 min • 1 pt

Media Image

Der Pull-Up Widerstand (RPU) kann auch benützt werden, um bestimmte Parameter zu verändern.

Was passiert wenn ich den Pullup-Widerstand größer mache?

Verlustleistung steigt und

Eingangsspannung wird kleiner

Verlustleistung steigt und

Eingangsspannung wird größer

Verlustleistung sinkt und

Eingangsspannung wird größer

Verlustleistung sinkt und

Eingangsspannung wird kleiner

5.

MULTIPLE CHOICE QUESTION

1 min • 1 pt

Media Image

Wie groß ist der Störbereich bei diesem IC bei HIGH?

0,5V

0,7V

2,7V

0,3V

6.

MULTIPLE CHOICE QUESTION

1 min • 1 pt

Welche Aussage ist FALSCH?

TTL hat schnellere Schaltzeiten
als CMOS

CMOS ist störanfälliger

als TTL

TTL verbraucht mehr Leistung als CMOS

CMOS ist ESD-anfälliger

als TTL

7.

MULTIPLE CHOICE QUESTION

1 min • 1 pt

Warum ist der verbotene Bereich bei CMOS so kritisch?

weil beide Transistoren etwas leitend sind

weil beide Transistoren dabei sperren

weil ein Transistor leitet und der Andere sperrt

der verbotene Bereich ist nur bei TTL kritisch

8.

MULTIPLE CHOICE QUESTION

1 min • 1 pt

Wie soll der Übergang von HIGH <-> LOW für CMOS am Besten sein?

schnell,

vor allem bei der Hälfte der Betriebsspannung UB/2

langsam und

schnell und gleichmäßig

schnell,

vor allem bei der Schwellspannung UTH