Search Header Logo

Sistemi DAC - ADC

Authored by Renato Villani

Instructional Technology

Professional Development

Used 8+ times

Sistemi DAC - ADC
AI

AI Actions

Add similar questions

Adjust reading levels

Convert to real-world scenario

Translate activity

More...

    Content View

    Student View

20 questions

Show all answers

1.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

In un circuito Sample & Hold conviene che il tempo di acquisizione e di decadimento siano:

Entrambi il più possibile elevati

Entrambi il più possibile ridotti

Rispettivamente ridotto ed elevato

Rispettivamente elevato e ridotto

2.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Il DAC a resistori pesati presenta l’inconveniente di:

Richiedere una tensione di riferimento molto precisa

Richiedere un numero di resistori molto elevato

Richiedere resistori precisi e di valore molto differenziato

Dissipare sui resistori una potenza piuttosto elevata

3.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Il DAC a scala R-2R invertita presenta aspetti migliorativi rispetto a quello a scala R-2R perché:

Richiede resistori meno precisi

Richiede un numero minore di resistori

Consente di ottenere risoluzioni maggiori

In corrispondenza delle commutazioni dei bit di ingresso le correnti in gioco vengono solo deviate

4.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

I DAC integrati qualificati come multiplying converter sono caratterizzati dal fatto che:

Forniscono in uscita un segnale proporzionale al prodotto del dato digitale per il valore di Vref, che deve essere stabile

Forniscono in uscita un segnale proporzionale al prodotto del dato digitale per il valore di Vref, che può variare

Moltiplicano il segnale di uscita per un fattore dipendente da un amplificatore esterno

Moltiplicano il dato digitale in ingresso per un fattore dipendente da un segnale digitale di controllo

5.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Considerando il tempo di conversione degli ADC, le tecniche che offrono prestazioni migliori sono, in ordine:

Ad approssimazioni successive, a rampa digitale, ad integrazione

A rampa digitale, ad approssimazioni successive, ad integrazione

A comparatori, ad approssimazioni successive, ad integrazione

A comparatori, ad integrazione, ad approssimazioni successive

6.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Il tempo di conversione per un ADC ad approssimazioni successive ad n bit dipende:

Dalla frequenza del clock

Dal valore del segnale analogico da convertire

Dalla frequenza del clock e dal valore del segnale analogico da convertire

Dalla durata dell’impulso di inizio conversione

7.

MULTIPLE CHOICE QUESTION

3 mins • 1 pt

Il tempo di conversione di un ADC a doppia rampa ad n bit dipende:

Dalla frequenza del clock

Dal valore della tensione di riferimento

Dalla frequenza del clock e dal valore del segnale analogico da convertire

Dal grado di precisione che si vuole ottenere

Access all questions and much more by creating a free account

Create resources

Host any resource

Get auto-graded reports

Google

Continue with Google

Email

Continue with Email

Classlink

Continue with Classlink

Clever

Continue with Clever

or continue with

Microsoft

Microsoft

Apple

Apple

Others

Others

Already have an account?